主题 |
内容 |
信号完整性分析 |
SI简介 信号产生基本原理 |
信号的测试 |
信号质量测试方法 信号时序测试方法 |
常见的SI问题 |
示波器基础知识 常见的SI问题 |
SI的问题分析 |
SI分析 信号完整性分析实例 电子设计中的SI问题 |
仿真建模以及实例 |
建模与仿真 信号完整性的仿真例子 大家讨论 |
硬件测试技术 |
硬件测试概述 测试前准备 硬件测试的种类与操作 |
可靠性测试 |
硬件测试的级别 可靠性测试 测试问题解决 |
测试培训 |
测试效果评估 测试规范制定 测试人员的培养 |
Who should attend?
Engineers who seek training for FPGA design best practices that increase design performance and increase development productivity.
Course Outline
FPGA Design Methodology Checklist
FPGA Design Methodology
HDL Coding Techniques
Reset Methodology
Lab 1: Resets
Lab 2: SRL and DSP Inference
Synchronization Circuits and the Clock Interaction Report
Timing Closure
FPGA Design Methodology Case Study
Lab 3: Timing Closure and Design Conversion
Course Summary
Appendix: Timing Constraints Review
Appendix: Synchronization Circuits and the Clock Interaction Report
Appendix: Fanout and Logic Replication
Appendix: Pipelining lab
设计 Xilinx 连接功能系统培训
课程对象
FPGA 设计者和逻辑设计者
课程概要
初级
收发器简介
实验 1:生成 GTP 或 GTX 内核
PCI Express 技术简介
实验 2:生成 PCIe 内核
存储器接口简介
实验 3:存储器接口设计
以太网 MAC 简介
实验 4:TEMAC 设计
AXI IP 接口简介
连接功能目标参考设计简介
实验 5:IBERT 实验
更多培训课程,学习资讯,课程优惠等学校信息,请进入 郑州信盈达培训学院 网站详细了解,免费咨询电话:400-998-6158